RTC clock synchronization buffer driver delay chip

מספר חלק
HGSEMI (Huaguan)
יצרנים
תיאור
89467 PCS
במלאי
מספר חלק
RENESAS (Renesas)/IDT
יצרנים
I2C interface (RTC), working voltage: 2.7V-5.5V
תיאור
68578 PCS
במלאי
מספר חלק
ADI (Adeno)
יצרנים
תיאור
53511 PCS
במלאי
מספר חלק
TI (Texas Instruments)
יצרנים
תיאור
82034 PCS
במלאי
מספר חלק
onsemi (Ansemi)
יצרנים
תיאור
99581 PCS
במלאי
מספר חלק
TI (Texas Instruments)
יצרנים
CMOS Programmable Timer 16-PDIP -55 to 125
תיאור
72289 PCS
במלאי
מספר חלק
ST (STMicroelectronics)
יצרנים
תיאור
68526 PCS
במלאי
מספר חלק
ADI (Adeno)/MAXIM (Maxim)
יצרנים
I2C, 2-wire serial port
תיאור
66681 PCS
במלאי
מספר חלק
RENESAS (Renesas)/IDT
יצרנים
תיאור
58809 PCS
במלאי
מספר חלק
HTCSEMI (Haitian core)
יצרנים
תיאור
87195 PCS
במלאי
מספר חלק
onsemi (Ansemi)
יצרנים
The NB100LVEP221 is a low-skew 2:1:20 differential driver for clock distribution, accepting two clock sources into one input multiplexer. The two clock inputs are differential ECL/PECL; CLK1/CLK1bar can also accept HSTL signal levels. The LVPECL input signal can be differential or single-ended (if using the VBB output). The LVEP221 specifically guarantees low output-to-output skew. Excellent design, layout, and handling techniques minimize skew within the device and from device to device. To ensure the tightest skew, both sides of the differential output are equally terminated to 50Ω, even if only one side is used. If an output pair is not used, both outputs can be left open (unterminated) without affecting the skew ratio. Like most other ECL devices, the NB100LVEP221 can be powered from a positive VCC supply in LVPECL mode. Therefore, using the LVEP221 in +3.3 V or +2.5 V systems enables high performance clock distribution. In a PECL environment, serial or Thevenin line terminations are often used because they do not require an additional power supply. Designers should refer to application note AND8020/D for more information on using PECL termination. Only the VBB pin, the internally generated supply voltage, is provided for this device. In the case of single-ended LVPECL inputs, tie the unused differential input to VBB as the switch reference voltage. VBB can also re-bias the AC-coupled input. When used, decouple VBB and VCC through a 0.01 uF capacitor and limit current to source or sink 0.5 mA. VBB should be left open when not in use. Single-ended CLK input operation is limited to VCC >= 3.0 V in LVPECL mode and VEE <= -3.0 V in NECL mode.
תיאור
81651 PCS
במלאי
מספר חלק
TI (Texas Instruments)
יצרנים
תיאור
53050 PCS
במלאי
מספר חלק
DIODES (US and Taiwan)
יצרנים
תיאור
58539 PCS
במלאי
מספר חלק
ADI (Adeno)/MAXIM (Maxim)
יצרנים
תיאור
77621 PCS
במלאי
מספר חלק
TI (Texas Instruments)
יצרנים
CDCM9102 Low Noise Dual Channel 100MHz PCIe Clock Generator
תיאור
50126 PCS
במלאי
מספר חלק
HGC (Shenzhen Hanxin)
יצרנים
תיאור
56287 PCS
במלאי
מספר חלק
HTCSEMI (Haitian core)
יצרנים
Micro-power real-time clock with 56 Х 8 RAM serial interface, supports oscillator operation in battery mode
תיאור
89244 PCS
במלאי
Micro Crystal (Swiss Micro Crystal)
יצרנים
תיאור
58193 PCS
במלאי
מספר חלק
MICROCHIP (US Microchip)
יצרנים
תיאור
85447 PCS
במלאי
מספר חלק
ADI (Adeno)/MAXIM (Maxim)
יצרנים
תיאור
53809 PCS
במלאי